560 件
ソニーセミコンダクタソリューションズ株式会社
神奈川県
-
750万円~1000万円
産業用装置(工作機械・半導体製造装置・ロボットなど) 電子部品 半導体 総合電機メーカー その他電気・電子・機械, その他(回路設計)
【必須】 ・半導体アナログ回路設計経験(Amp、AD/DAコンバータ、PLL/DLL設計、電源回路、I/F設計、メモリ回路設計等) もしくは高速シリアルインターフェースシステムの回路設計業務を経験されている方。 ※半導体の種類は問いません。 ・3名以上のチームのリーディング経験 ・業務に関する英語のドキュメントを読んで理解できる方。英語で資料を書ける方 【尚可】 ・CMOSイメージセンサでの設計経験 ・Verilog/Verilog-Aの使用経験 ・アナログレイアウト設計経験 ・各種H/W設計経験および特性・機能評価、不良解析経験 ・TOEIC650点以上 ・英会話ができる方 ・海外顧客対応経験
【リーダー/担当者】CMOSイメージセンサー(CIS)のアナログ設計者を募集します。要件開発、設計仕様策定、回路設計/検証(AD/DA、アナログ信号処理回路)、評価、新規回路方式、アーキテクチャ開発業務になります。 ■組織としての担当業務 ソニーの半導体ビジネスを支えるCMOSイメージセンサーを担当しています。 主として最近需要の増加が著しいモバイル向けカメラのカテゴリのCMOSイメージセンサーの製品化開発をアナログ設計を中心として行います。 新機能の顧客への提案を行い、製品化開発を行うところから、量産化まで幅広く携われます。 ■担当予定の業務内容 アナログ回路設計業務 設計仕様策定、回路設計/検証(AD/DA、電圧発生回路、アナログ信号処理回路)、評価、新規回路方式、アーキテクチャ開発業務になります。製造事業所との情報共有、課題発生時の連携など他部署との協業も多いです。 設計後は測定及び製品化チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行います。 アナログ設計を中心に担当いただきますが、担当範囲外の多くの方と関わり、他部署と協力関係を築く中でアナログ設計技術以外の多くの知識を身に着けることができ、大きな成長ができます。 ■想定ポジション 担当者、サブリーダー、リーダークラスいずれかのアサインを想定しています。 ※本求人はジェネラル・エンプロイメント・コントラクト社員での採用となるため将来的に別の職務領域や技術領域に異動の可能性がございます。 合わせて、全国の支社、工場、営業所への転勤可能性がございます。
福岡県
600万円~1000万円
【必須】 ・半導体のロジック回路の設計・検証業務経験※半導体の種類は問いません ・業務に関する英語のドキュメントを読んで理解できる方 【尚可】 ・CMOSイメージセンサーの設計経験 ・アナログ回路の設計経験 or ChipTOPレイアウトフロアプラン構築経験 or デジタル回路のP&R設計経験
【リーダー/担当者】 モバイル機器(主にスマートフォン等)向けCMOSイメージセンサーのロジック設計業務。商品開発における機能要件開発、ロジック回路設計・検証、及び、量産化サポートを行い、商品開発工程のロジックが関わる領域全般のリーディングを担当します。 ■組織の役割 モバイル機器(主にスマートフォン等)向けCMOSイメージセンサーの商品開発を行っており、主に、ロジック設計および製品評価を担当しています。 商品性に関わる要件開発から、機能仕様策定、ロジック回路設計を通じて、イメージセンサーのキーとなる画像品質の向上を行っています。 特に、スマートフォン向けのイメージセンサーでは、低消費電力と省面積が求められますので、両立する技術開発の商品化を進めていきます。 ■担当予定の業務内容 商品戦略~顧客窓口を担うビジネス部署からの商品要件をベースに、ロジック設計により実現する機能要件の開発、機能仕様の策定、ロジック回路設計および検証を遂行します。 ロジック設計業務は業務委託を行うケースも多いため、業務委託の管理も行います。また、最新の設計技術・EDAツールの導入による効率化も重要であり、ツール活用の検討も実施していきます。CIS設計はロジック設計だけではなく、デバイス、画素、アナログ、モジュールなど他の技術領域と協力して作り上げるため、他分野とのコミュニケーションを取りながら開発を行っています。 ■想定ポジション PJ開発におけるロジック設計リーダー もしくは ロジック設計エンジニア ※本求人はジェネラル・エンプロイメント・コントラクト社員での採用となるため将来的に別の職務領域や技術領域に異動の可能性がございます。 合わせて、全国の支社、工場、営業所への転勤可能性がございます。
産業用装置(工作機械・半導体製造装置・ロボットなど) 電子部品 半導体 総合電機メーカー その他電気・電子・機械, その他(回路設計) その他 ゲーム(制作・開発)
【必須】 ・半導体のアナログ回路のレイアウト設計・検証業務を経験されている方。※半導体の種類は問いません ・Cadence社DF-II Virtuosoの使用経験 【尚可】 ・CMOSイメージセンサーでの設計経験があると望ましい。 ・アナログ回路の設計経験、および、ChipTOPレイアウトフラプラン構築経験 【語学力】 ・業務に関する英語のドキュメントを読んで理解できる方
【リーダー/担当者】 モバイル機器(主にスマートフォン等)向けCMOSイメージセンサーのアナログレイアウト設計業務。商品化開発においてCHIP全体レイアウトの最適化検討、アナログ回路のレイアウト設計、及び回路設計F.B.を行い、レイアウト全体のリーディングまでを担当します。 ■組織の役割 モバイル機器(主にスマートフォン等)向けCMOSイメージセンサーの商品開発を行っており、主に、アナログ設計および製品評価を担当しています。アナログ設計技術の実装を通してイメージセンサーのキーとなる画像品質の向上を行っています。特に、スマートフォン向けのイメージセンサーでは、低消費電力と省面積が求められますので、両立する技術開発の商品化を進めていきます。 ■担当予定の業務内容 アナログレイアウト設計業務としては、回路設計者と協力し、回路特性への影響を考慮したGDSデータの作成、各種物理検証とエラー対策の実施、を行うことを主としています。アナログレイアウト設計は業務委託を行うケースも多いため、業務委託の管理も行います。また、レイアウト業務としてEDAツールによる効率化が重要であり、ツール活用の検討も実施していきます。CIS設計はアナログ設計だけではなく、デバイス、画素、ロジック(デジタル)、モジュールなど他の技術領域と協力して作り上げるため、他分野とのコミュニケーションを取りながら開発を行っています。 ■想定ポジション PJ開発におけるレイアウト設計リーダー もしくは アナログレイアウト設計エンジニア ※本求人はジェネラル・エンプロイメント・コントラクト社員での採用となるため将来的に別の職務領域や技術領域に異動の可能性がございます 合わせて、全国の支社、工場、営業所への転勤可能性がございます。
950万円~1200万円
産業用装置(工作機械・半導体製造装置・ロボットなど) 電子部品 半導体 総合電機メーカー その他電気・電子・機械, システム構築・運用(インフラ担当)
【必須】 ・ビジネス英語で、会議のファシリテートやプロジェクトの内容説明、海外担当者とのやり取りが可能であること ・ITインフラ、ネットワーク、PCの知識 ・情報セキュリティや情報漏洩対策に興味があること ・小規模以上のプロジェクトのリーダー経験 【尚可】 ・海外プロジェクトのリーダー経験 ・海外との問い合わせ業務や運用業務経験 【語学力】 ■必須 ・TOEIC 750点以上 ・海外グループ会社とのコミュニケーションを常に行い、プロジェクトを推進します (会議、資料作成、メール)
・SSSグループ独自の内部情報漏洩対策の施策を海外SSS-Gp会社(欧州、米国、アジア)へ導入するプロジェクトのリーダー ■組織の役割 ソニーグループの一つの主要領域(半導体事業)を担うソニーセミコンダクタソリューションズ株式会社における情報セキュリティのインシデント対応や内部情報漏洩対策を行う ■担当予定の業務内容 ・海外グループ会社(欧州、米国、アジア)の現地メンバーへ施策を説明 ・法務部門と導入対象国の法令対応について確認し、必要な対応計画を策定 ・現地IT部門と監視ソフトウェアの導入方法について協議し、導入計画を策定 ・現地IT部門と内部情報漏洩検知時の運用フローを策定 ・現地IT部門と利用制限の例外申請フローを策定、場合によってはフォームを作成 ・日本およびUSのSOCチームと新規導入拠点の運用計画を策定 ・導入済拠点に対しては、追加の内部情報漏洩対策を導入していく Teams等を活用し、プロジェクト マネジメントを行い、現地のIT/法務/人事とコミュニケーションを取りながら、計画を推進する。 また、Sony標準ツール(Office365等)を使用した、申請フォームなどを作成し、提供する。 ■ポジションの役割 本ポジションでは、ソニーグループの一つの主要領域(半導体事業)を担うソニーセミコンダクタソリューションズ株式会社において、海外グループ会社に対する内部情報漏洩対策の導入および施策追加のプロジェクト管理を担当いただきます。 ※本求人はジェネラル・エンプロイメント・コントラクト社員での採用となるため将来的に別の職務領域や技術領域に異動の可能性がございます。 合わせて、全国の支社、工場、営業所への転勤可能性がございます。
【必須】 ・ITインフラ(サーバ、ネットワーク、クライアント、クラウドなど)の構築運用管理経験 ・TCP/IP全般およびOSI参照モデルの知識 【尚可】 ・規模を問わずITインフラ構築のプロジェクトリーダー経験 ・クライアントエンドポイントの管理経験 ・インフラ運用管理の自動化(Continuous Configuration Automationツールの利用) ・拠点内のLANまたはWANの構築・運用管理の業務経験 ・ネットワーク仮想化とそれを支える技術の経験 ・海外赴任経験もしくは英語によるコミュニケーションが出来る 【語学力】 ■必須 TOEIC:500点以上 ■尚可 TOEIC:650点以上 ※具体的には海外の関連会社・拠点内のIT担当者とのやり取りや利用しているサービスやソリューションのマニュアル参照・問合せなどの場面で使用します。マネジメントを目指す場合には英語は必須となります。
■組織の役割 SSSグループ内固有のITインフラについて、社内からの要求事項や抱えている課題に対して現場とともに解決策を評価・検討・提案し、要求の実現と課題の解決に導く。 ■担当予定の業務内容 社内向けITインフラの企画・導入・構築・運用業務 仮想環境基盤(仮想環境、クラウドなど)の企画・構築・運用 拠点内および拠点間ネットワークの企画・構築・運用 PCを中心としたクライアントエンドポイント(PC/仮想デスクトップなど)の企画・構築・運用 文書情報共有基盤(SharePoint Online)の企画・構築・運用 社内ポータルサイトの企画・構築・運用 ■想定ポジション 社内向けインフラ(仮想環境基盤/ネットワーク/PCなどのクライアントエンドポイント/文書情報共有基盤)の企画・導入・構築および運用管理におけるリーダもしくはリーダ候補の担当者 SSSのITインフラ領域はクライアント向けサービス中心を管轄する組織、サーバやネットワークなどを管轄する組織にて構成される体制となっています。 ※中長期的には、ソニーグループ各社の情報システム関連部署への異動も視野に幅広いキャリア形成が可能です。 ※本求人はジェネラル・エンプロイメント・コントラクト社員での採用となるため将来的に別の職務領域や技術領域に異動の可能性がございます。 合わせて、全国の支社、工場、営業所への転勤可能性がございます。
大阪府
【必須】 ・半導体のロジック回路の設計・検証業務を経験されている方。※半導体の種類は問いません 【尚可】 ・CMOSイメージセンサーでの設計経験があると望ましい。 ・アナログ回路の設計経験 or ChipTOPレイアウトフロアプラン構築経験 or デジタル回路のP&R設計経験 【語学力】 ■必須 業務に関する英語のドキュメントを読んで理解できる方
■組織の役割 モバイル機器(主にスマートフォン等)向けCMOSイメージセンサーの商品開発を行っており、主に、ロジック設計および製品評価を担当しています。 商品性に関わる要件開発から、機能仕様策定、アーキテクチャ検討、IP設計などロジック回路設計を通じて、イメージセンサーの制御性の向上、画像品質の向上、開発生産性の向上を行っています。 特に、スマートフォン向けのイメージセンサーでは、低消費電力と省面積が求められますので、両立する技術開発のアーキテクチャ開発とプラットフォームデザイン化を進めていきます。 ■担当予定の業務内容 商品戦略~顧客窓口を担うビジネス部署からの商品要件をベースに、ロジック設計により実現する機能要件の開発、機能仕様の策定、アーキテクチャ検討、IP化、ロジック回路設計および検証を遂行します。 ロジック設計業務は委託業者への業務委託を行うケースも多いため、業務委託の管理も行います。また、最新の設計技術・EDAツールの導入による効率化も重要であり、ツール活用の検討も実施していきます。CIS設計はロジック設計だけではなく、デバイス、画素、アナログ、モジュールなど他の技術領域と協力して作り上げるため、他分野とのコミュニケーションを取りながら開発を行っています。 ■想定ポジション PJ開発におけるロジック設計リーダー もしくは ロジック設計エンジニア ※本求人はジェネラル・エンプロイメント・コントラクト社員での採用となるため将来的に別の職務領域や技術領域に異動の可能性がございます。 合わせて、全国の支社、工場、営業所への転勤可能性がございます。
産業用装置(工作機械・半導体製造装置・ロボットなど) 電子部品 半導体 総合電機メーカー その他電気・電子・機械, IT戦略・システム企画担当
【必須】 ・基幹システムの導入経験もしくは保守/運用経験 ・プロジェクトマネジメント/メンバー経験(Quality、Cost、Deliveryを担保/順守するようなPJ概念やPMO概念を理解・経験していること) ・海外(日本人以外)のメンバーと協業する業務経験(文面のみならず、口頭にて) 【尚可】 ・グローバルプロジェクトの推進 ・データ分析系の統計の知識・評価知識 ・AIを活用したデータ分析知識 【語学力】 ■必須 ・TOEIC 700点以上 尚可:TOEIC 800点以上 海外のSSS-Gp各社とのコミュニケーションがあるため、英語で業務のやり取りができることが望ましい
■組織の役割 次世代ERP及び関連システムの導入管理運営を含めた全社レベルのDX実現に向けたトランスフォーメーション推進の役割を担います。サステイナブルな状態実現を目指し、あるべき管理業務プロセス(簡素化/標準化)を導入推進を担い、課単位の役割では会社のやりたいことや事業の方向性を理解した上で全体的な視点を持って長期的に変革を主導する組織役割を担います。 ■担当予定の業務内容 プロセスアーキテクト(またはその候補人材)として、次世代ERP導入のグローバルプロジェクトチームに参画し、ソニーGp IT部門と連携し、製販管理領域をリードまたは担当していただきます。プロジェクトは現在1stステージのGo liveを直近に控えており、2ndステージとして数年かけて順次グローバルに展開していく予定です。 ■想定ポジション プロジェクト全体では、国内の営業、製造、物流、財務部門、海外販社が参画しており、プロジェクト内でのグローバルHQ、海外販社の需給の計画領域において、次世代ERP導入のリードを契機とした業務プロセスを構造的に構築することを担当していただきます。 ■職場雰囲気 職場は、幅広い年代で、自由闊達に議論できる雰囲気です。グローバルプロジェクトのため、週次レベルで海外販社との議論をしています。週に数日程度の在宅勤務も可能な勤務環境も整っており、ワークライフバランスが取りやすい職場です。 ※本求人はジェネラル・エンプロイメント・コントラクト社員での採用となるため将来的に別の職務領域や技術領域に異動の可能性がございます。 合わせて、全国の支社、工場、営業所への転勤可能性がございます。
700万円~1000万円
【必須】下記いずれかの経験 ・GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IP開発経験者 ・位相/遅延フィードバック制御IP開発経験者 ・電源IP開発経験者 英語:TOEIC 650点以上 【尚可】 ・特許取得経験あり 海外ベンダーとの協業経験あり ・TOEIC 800点以上 ・海外ベンダーとの協業経験
■組織の役割 ソニーセミコンダクタソリューションズグループが手掛ける半導体製品に搭載されるI/F・電源系アナログIPの開発 特にCMOSイメージセンサー製品(CIS)に搭載されるGPIO/LVDSやSPMI/I2C/I3C等の通信規格物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、LDO/チャージポンプ/バイアス回路などの電源IP等の回路設計を中心に技術開発を行っています。イメージング・センシングデバイスの多くの製品を支えるIO/アナログIPの開発・サポートを担っており、今後更なる差異化デバイス開発のためにアプリケーション特化の開発が重要になっています。 ■担当予定の業務内容 CIS製品の高機能化に伴い各種アナログIPにはより高精度・低電力・低コストなどの差異化が求められており、大きくは下記のいずれかをお願いします。 1, GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IPアナログ回路設計 2, PLL/DLL等の位相/遅延フィードバック制御IPアナログ回路設計 3, LDO/チャージポンプ/バイアス回路などの電源IPアナログ回路設計 ■想定ポジション それぞれの開発チームは~3名程度の正社員、および、作業工数に応じた協力会社で構成され、そのリーダーの役割となります。 比較的短期間に製品適用を求められるIP開発・導入となるため、多数関係者へのコミュニケーション能力も発揮できるポジションとなります。
産業用装置(工作機械・半導体製造装置・ロボットなど) 電子部品 半導体 総合電機メーカー その他電気・電子・機械, デバイス開発(その他半導体)
【必須】 ・ESD保護素子開発 or セルライブラリ開発経験者 ・TCL言語によるプログラミングを踏まえたEDAツール開発経験者 ・TOEIC 600点以上 【尚可】 ・Caliber PERCに関する開発経験者 ・TOEIC 750点以上
【業務内容】 ■組織の役割 ソニーセミコンダクタソリューションズグループが手掛ける半導体チップ設計に必要なESD設計技術の開発、および製品設計のサポートを行っています。イメージング・センシングデバイスの多くの製品を支えるESDサポートを担っており、今後更なる差異化デバイス開発のための設計技術開発が重要になっています ■担当予定の業務内容 半導体チップにおけるESD設計に関する基礎知識を踏まえて以下の業務を担当いただきます 業務1. ESD設計の実現に必要なESD保護素子/セルライブラリの開発・評価 業務2. ESD検証ツールの開発、市販ツールの評価・導入 上記、業務1 or 2 の業務 ■想定ポジション それぞれプロパー、および、作業工数に応じた協力会社メンバーからなる~3名程度の開発チームになります。 いずれかのチームのリーダーもしくは担当者が主な役割になりますが、TEG開発など、各開発チーム間で密に連携/協業しながら業務を遂行します。 ■描けるキャリアパス 半導体チップにおけるESD設計手法から、ESD保護素子/セルライブラリ、ESD検証ツールまでを一貫したメソドロジーとして開発を担っており、幅広い知識を習得することが可能で、今後の微細化や新規構造におけるSONY半導体を守るESDの第一人者として活躍することができます。また、ESDを通してIOセルの開発者への道や、メモリ・スタンダードセルを含むIPライブラリ全体のリーダーとしてのキャリアパスも描くことができます。
東京都
産業用装置(工作機械・半導体製造装置・ロボットなど) 電子部品 半導体 総合電機メーカー その他電気・電子・機械, システム開発・運用(アプリ担当)
【必須】 ・SAPの導入経験もしくは保守/運用経験 ・プロジェクトマネジメント/メンバー経験(Quality、Cost、Deliveryを担保/順守するようなPJ概念やPMO概念を理解・経験) ・海外(日本人以外)のメンバーと協業する業務経験(文面のみならず、口頭にて) ・TOEIC:800点 ※海外事業会社との会議、メールなどのやり取りが日常的に発生します。 【尚可】 ・海外での仕事の経験 ・グローバルプロジェクトの推進
■組織の役割 ソニーのエンタテインメント・テクノロジー&サービス領域のGlobal Sales&Marketingグローバルヘッドクオーターとして、基幹システム(ERP)領域を中心としたグローバルビジネスオペレーションのあるべき姿を描き、具現化していきます。 ■担当予定の業務内容 プロセスアーキテクト(またはその候補人材)として、SAP導入のグローバルプロジェクトチームに参画し、ソニーGp IT部門と連携し、物流・在庫管理領域をリードまたは担当していただきます。プロジェクトは、現在2ndステージにあり、この先、数年かけて順次グローバルに展開していく予定です。プロジェクトの推進を通して、「グローバル業務CoEフレーム(CoEチーム)の構築」 を一緒に進めていきます。 ■ポジションの役割 当課(GPO企画室)は、ソニーのグローバルセールス&マーケティング企画戦略部門に属する約10名程度のプロフェッショナル集団です。プロジェクト全体では、日欧米アジアパシフィックから参画しているメンバー、コンサルティングパートナー含めて数百名を超える規模になります。プロジェクト内で物流・在庫管理領域のSAP導入をリードまたは担当していただきます。 ■職場の環境 職場は、幅広い年代かつ男女半々程度で、自由闊達に議論できる雰囲気です。グローバルプロジェクトの2ndステージにあり、日々、海外販社(日欧米アジアパシフィック)との議論をしています。海外とのMTGも多く、時差があるなかで業務をおこないますので時間調整がしやすいようリモートワーク中心となります。
【必須】 ・メモリIP開発経験者 or メモリIP評価経験者 or メモリIP導入経験者 ・TOEIC 650点以上 【尚可】 ・特許取得経験あり 海外ベンダーとの協業経験あり ・TOEIC 800点以上 ・海外ベンダーとの協業経験
【業務内容】 ■組織の役割 ソニーセミコンダクタソリューションズグループが手掛ける半導体製品に搭載されるembedded-MemoryIPの開発、導入支援 特にCMOSイメージセンサー製品(CIS)に搭載されるメモリIPを中心に技術開発を行っています。 イメージング・センシングデバイスの多くの製品を支えるメモリIPの開発サポートを担っており、今後更なる差異化デバイス開発のためにアプリケーション特化の開発が重要になっています。 ■担当予定の業務内容 CIS製品の高機能化に伴いメモリIPにはより低消費電力化・低コスト化などの差異化 が求められていて、大きくは下記3つの業務のいづれかをお願いします。 1, 差異化メモリIPの技術開発 2, 開発したメモリIPのテストチップ評価 3, 他社IPのアセスメント、および導入支援 1or2or3 の業務 ■想定ポジション それぞれの開発チームは~3名程度のプロパー、および、作業工数に応じた協力会社で構成され、そのリーダーの役割となります。 比較的短期間に製品適用を求められるIP開発・導入となるため、多数関係者へのコミュニケーション能力も発揮できるポジションとなります。 ■描けるキャリアパス 例えば様々な分野に応用されている機械学習機能の進化にCiM(Computing in Memory)といったメモリIPベースのIPが注目されています。 将来の製品に欠かせないキラーIPの第一人者として活躍することもできます。 また、メモリに限らずスタンダードセルやIOといったIP開発者とともに知の共有ができIPライブラリ全体のリーダーとして活躍する事もできます。 さらに優秀な人材には希望に即したJOBローテーションで幅広く活躍してもらう準備があります。
【必須】 ・LSI設計の基礎知識 UNIXの基礎知識やスクリプト作成スキル ・英語を使うことに抵抗感のない人(英語資料作成や会議の対応がある場合あり) ※英語を使った会議もあります。 【尚可】 下記のいずれかの設計領域で業務経験 ・デジタル領域レイアウト エンジニア:論理合成/P&R/STA/電力算出/物理検証 ・チップトップレイアウト エンジニア:半導体のマニュアル配線/物理検証/電源網検証 ・リーダー経験 ・パートナー(協力会社)との協働経験 ・英語力(読み書きレベル)のある方 ※語学力よりも技術力を重視します。
■組織の役割 SSSのイメージセンサーは世界シェアNo.1です。産業用から民生カメラ用、車載用、モバイル用まで、幅広い分野の多彩なニーズに対応できる高性能なイメージセンサーをラインアップしています。イメージング用途のチップだけでなく、測距などのセンシング用途のチップもあります。 そんなSSSグループ内において、我々は「デジタル領域やチップレベルのレイアウト設計」を専門とする組織です。 世界No.1の物理設計技術を能動的に追求し続け、その技術と知性でイメージセンサを実現することで、世の中に感動と笑顔を届けることをミッションとしています。 レイアウト設計の工程は、設計データがFIXする最終工程のため、我々の設計技術力がチップ品質に直結すると言っても過言ではありません。特に、チップコストに直結するチップ面積シュリンク技術や競合他社に負けない低消費電力技術には強いこだわりを持って技術開発を追求しています。新しい回路構成・物理実装のチップも増えており、最先端のレイアウト設計技術を社内で開発、実用化してチップを実現しています。 また、レイアウト設計は、設計の最終工程なので、チップの出来上がりをイメージし易く「チップを創っている!」と実感しやすいのが魅力です。
産業用装置(工作機械・半導体製造装置・ロボットなど) 電子部品 半導体 総合電機メーカー その他電気・電子・機械, 研究開発(R&D)エンジニア
【必須】※以下いずれか ・半導体または個体物性のご知見がある方 ・半導体デバイス、プロセス技術のご経験のある方 【尚可】 ・データサイエンス、DX、統計解析技術。Pythonなどのプログラミング技術 ・Linux, Windowsなどのサーバ管理技術 ・Webサーバ構築、データベース(SQL、NoSQLなど) ・TOEIC:650点 ※日常的に英語を使うことはないが、最新のDX技術情報を理解把握するためには英語の読解力が必要。
■組織の役割 半導体デバイス研究開発段階での試作データ、および製品量産段階でのデバイス・プロセスに関連するデータのDXを担当。量産時及び、将来へ向けた研究開発で産み出される大量のデータに最新のデータサイエンス技術を適用することで、世界トップレベルの半導体製品特性の実現や量産歩留り向上へ貢献する。 ■担当予定の業務内容 統計解析、機械学習、可視化技術、データベース、ネットワーク、セキュリティ、大規模分散処理、クラウド等、最新のコンピュータサイエンスを活用して半導体開発及び量産におけるデータ解析および解析環境の構築を行う。 既存のデータサイエンティスト、製造側のエンジニアとコミュニケーションを取り、製品(主にモバイル向け)の歩留まり改善のための課題、最適解を見つけていただく。 ※勤務地につきまして厚木(ソニーセミコンダクタソリューションズ株式会社 本社)以外に、将来的にSCK熊本TEC・長崎TECへの出向が発生する可能性もございます。 20代から40代にバランスよく所属しているチームであり、年代にかかわらず自由に意見交換を行い、技術開発を遂行している。 チーム内での役割はスキル・経験に応じて担当やリーダーをアサイン予定。
神奈川県厚木市旭町
産業用装置(工作機械・半導体製造装置・ロボットなど) 半導体, 製品企画・プロジェクトマネージャー(電気) 製品企画・プロジェクトマネージャー(機械)
<最終学歴>大学院、大学卒以上
【国内トップクラスの売上を誇る半導体事業/世界シェア50%超・絶好調のイメージセンサー】 ■概要: 当社は、ソニーグループの中核をなす半導体関連企業で、主にスマートフォンやカメラ向けのCMOSイメージセンサーの開発・製造を行っています。高性能な撮像技術で世界トップクラスのシェアを誇り、AI処理機能を備えた先進的なセンサーも展開。自動運転や産業機器向けなど、幅広い分野でソリューションを提供しています。今回のポジションでは、モバイル向けセンサー(イメージング/センシング)の商品開発におけるプロジェクトマネージャー(PM/PL)の補佐およびSCM業務サポート、業務品質(QMS)を意識した業務フローの改善提案・実行提案・実行業務をお任せします。 ■業務内容: 10-15名程度の組織にて、PMOチームのリーダーまたは担当者としての役割を担っていただきます。 ・商品開発タイプを横断したPM/PLの補佐・サポートワーク: 開発タスクの提携業務代行・スケジュール管理代行・レビュー会議アレンジなど ・上記対応の関連タイプへの横展開:マニュアル整備など ・SCMチームと連携して開発に関わるモノとお金の流れに対し、指示書作成やサンプル出荷対応のサポートを実行。 ・QMSを意識した、業務フロー改善案検討及び改善実行 ・新しい業務フローが必要となった際の、関係部署と連携した業務フロー構築 ■当社について: 世界シェア首位を誇るCMOSイメージセンサーで圧倒的な技術力と信頼性を持つことが当社の最大の強みです。スマートフォンから自動運転車、産業機器まで多様な分野に対応し、安定した需要が経営の安定性を支えています。AI処理技術との融合や高性能センサーの開発に注力し、競合との差別化を図っています。研究開発力と製品の高付加価値化が、同社の優位性を確保しています。 社員の定着率は99%超、ソニーグループ共通&SSS独自の技術・キャリア研修やメンター制度、海外販社研修など、成長を支える教育制度も充実しています 。 変更の範囲:会社の定める業務
500万円~1000万円
産業用装置(工作機械・半導体製造装置・ロボットなど) 半導体, 半導体・IC(デジタル) 半導体・IC(その他IC)
<最終学歴>大学院、大学、高等専門学校卒以上
【ご経験を考慮して、最適なポジションの検討致します】 (ポジション例) 異業界からの入社者も増えております!ご興味をお持ちの方は是非ご応募ください。 (ポジション例) ・アナログ回路設計(CMOSイメージセンサー) ・ロジック回路設計(CMOSイメージセンサー) ・CMOSイメージセンサーのチップトップ設計 ・ディスプレイアナログ回路設計 ・ロジック回路設計(ディスプレイデバイス向け画像処理回路設計) ■ソニーのCMOSイメージセンサとは:CMOSを用いた固体撮像素子であり、いわば「目」の機能を持った半導体デバイスです。IoT、ロボット、AI、Deepleaning、自動運転も「目」が今後の進化に重要視されており、今後も大きな需要増加が見込まれます。車載、カメラ(産業、民生)、産業ロボット、ドローン、医療機器、監視ネットワークなど幅広く使用されています。同社のイメージセンサは世界でも50%の金額シェアを誇りますが、付加価値の高い製品領域のため利益率が高く、急激な値崩れなども起こり辛い市場です。 ■ソニーグループの事業について:2017年度に設立以来過去最高益を記録。売上高8兆5,440億円、営業利益7349億円で、国内電機メーカー時価総額は15年ぶりに首位へと返り咲きました。中でも、半導体事業は特に大きな成長性を誇り、同グループ内でも注力分野として位置付けられています。2021年までの3年間で、半導体事業への6000億の投資が決定しており、更なる研究開発力、生産能力の強化を目指しております 変更の範囲:会社の定める業務
900万円~1000万円
産業用装置(工作機械・半導体製造装置・ロボットなど) 半導体, アナログ(電源) アナログ(高周波・RF・通信)
【国内トップクラスの売上を誇る半導体事業/世界シェア50%超・絶好調のイメージセンサー】 ■概要: GPIO/LVDSやSPMI/I3C等の通信規格の物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、およびLDO/チャージポンプなどの電源IPなど各種アナログIPの開発・設計をお任せします。 それぞれの開発チームは〜3名程度の正社員、および、作業工数に応じた協力会社で構成され、そのリーダーの役割となります。 比較的短期間に製品適用を求められるIP開発・導入となるため、多数関係者へのコミュニケーション能力も発揮できるポジションとなります。 ■担当予定の業務内容: CIS製品の高機能化に伴い各種アナログIPにはより高精度・低電力・低コストなどの差異化が求められており、大きくは下記のいずれかをお願いします。 1 GPIO/LVDSやSPMI/I2C/I3C等の通信規格の物理層IPアナログ回路設計 2 PLL/DLL等の位相/遅延フィードバック制御IPアナログ回路設計 3 LDO/チャージポンプ/バイアス回路などの電源IPアナログ回路設計 ■組織の役割: ソニーセミコンダクタソリューションズグループが手掛ける半導体製品に搭載されるI/F・電源系アナログIPの開発 特にCMOSイメージセンサー製品(CIS)に搭載されるGPIO/LVDSやSPMI/I2C/I3C等の通信規格物理層IP、PLL/DLL等の位相/遅延フィードバック制御IP、LDO/チャージポンプ/バイアス回路などの電源IP等の回路設計を中心に技術開発を行っています。イメージング・センシングデバイスの多くの製品を支えるIO/アナログIPの開発・サポートを担っており、今後更なる差異化デバイス開発のためにアプリケーション特化の開発が重要になっています。 ■職場雰囲気: 年代層は幅広く、それぞれが多様なバックグラウンドを持つチームです。また、近年は新卒・インターン採用を積極的に行って若返りを図っています。 新メンバーには既存メンバーと会話する機会を作るプロジェクトに参加してもらって交流促進を図っています。 また、オンラインとFace to Faceを状況により使い分けて気軽に話す機会を作り、業務相談もしやすくなるように努めています。 変更の範囲:会社の定める業務
変更する
勤務地を選ぶ
駅・エリアを選ぶ
職種から選ぶ
業種を選ぶ
勤務時間や休暇から選ぶ